Пожертвування 15 вересня 2024 – 1 жовтня 2024 Про збір коштів
1

Vernier parallel delay-line based time-to-digital converter

Рік:
2012
Мова:
english
Файл:
PDF, 322 KB
english, 2012
5

A 0.5

Рік:
2011
Мова:
english
Файл:
PDF, 1.07 MB
english, 2011
7

A 0.5-V 90-dB SNDR 102

Рік:
2012
Мова:
english
Файл:
PDF, 859 KB
english, 2012
15

Unit capacitor array based SAR ADC

Рік:
2013
Мова:
english
Файл:
PDF, 727 KB
english, 2013
17

A High Image-Rejection SC Quadrature Bandpass DSM for Low-IF Receivers

Рік:
2014
Мова:
english
Файл:
PDF, 4.30 MB
english, 2014
41

A 5-bit 500MS/s flash ADC with temperature-compensated inverter-based comparators

Рік:
2020
Мова:
english
Файл:
PDF, 1.15 MB
english, 2020
43

A chopper-stabilized high-pass Delta–Sigma Modulator with reduced chopper charge injection

Рік:
2011
Мова:
english
Файл:
PDF, 1.56 MB
english, 2011
47

A charge-pump and comparator based power-efficient pipelined ADC technique

Рік:
2012
Мова:
english
Файл:
PDF, 751 KB
english, 2012
49

A 0.5-V Wideband Amplifier for a 1-MHz CT Complex Delta-Sigma Modulator

Рік:
2009
Мова:
english
Файл:
PDF, 359 KB
english, 2009
50

A 75-dB image rejection IF-input quadrature-sampling SC ΣΔ Modulator

Рік:
2006
Мова:
english
Файл:
PDF, 1017 KB
english, 2006